Titre original :

Co-intégration de HEMT GaN hyperfréquence normally-off avec des normally-on

Titre traduit :

Cointegration of normally-off and normally-on high frequency GaN HEMTs

Mots-clés en français :
  • Transistor à électron à haute mobilité (HEMT)
  • Transistor à effet de champ à ailettes (FinFET)

  • Circuits intégrés monolithiques hyperfréquence
  • Circuits logiques transistor-transistor
  • Nitrure de gallium
Mots-clés en anglais :
  • HEMT
  • GaN
  • Normally-off
  • Normally-on
  • Cointegration
  • FinFET

  • Langue : Français
  • Discipline : Electronique, microélectronique, nanoélectronique et micro-ondes
  • Identifiant : 2020LILUI083
  • Type de thèse : Doctorat
  • Date de soutenance : 16/09/2020

Résumé en langue originale

Dans le cadre de la fabrication de dispositifs hyperfréquences, la fonctionnalité normally-off présente deux avantages : elle permet d’une part de s’affranchir de la source de tension négative pour les circuits intégrés monolithiques hyperfréquences (Monolithic Microwave Integrated Circuit – MMIC) et, d’autre part, la co-intégration de transistors normally-on et normally-off permettrait de réaliser des circuits logiques.Ce manuscrit présente les travaux réalisés dans l’objectif de développer un procédé de fabrication de HEMT normally-off compatible avec la fabrication de normally-on, permettant ainsi leur co-intégration au sein de la même puce. Pour cela, deux technologies ont été étudiées : l’une basée sur la combinaison d’un recess de grille, d’une implantation de fluor sous la grille et d’un dépôt d’oxyde de grille et l’autre basée sur la nanostructuration de l’espace source-drain afin des réaliser des FinFET GaN. La première technologie nous as permis d’obtenir des transistors normally-off présentant une tension de seuil d’environ 1,4 V associée à une densité de courant maximale de 1 A/mm. Ces composants, bien que présentant des résultats satisfaisants, souffrent toutefois d’effets de pièges importants qui sont probablement dus à l’oxyde de grille et qui doivent absolument être réduits. La technologie FinFET était quant à elle une première au laboratoire et nécessite encore de nombreuses optimisations. Les transistors ainsi fabriqués présentent cependant des résultats prometteurs avec des topologies entrainant un décalage de la tension de seuil de + 3 V par rapport aux transistors de références et d’autres permettant de quasiment doubler la densité de courant de drain.

Résumé traduit

In the context of high frequency devices fabrication, normally-off transistors offer two benefits: they eliminate the need of a negative voltage supply in the case of Monolithic Microwave Integrated Circuit (MMIC) and would allow the fabrication of logic circuits if integrated with normally-on HEMT.This manuscript exposes the work performed to develop a normally-off HEMT fabrication process compatible with the fabrication of normally-on transistors. To achieve this, we studied two technologies: one based on the combination of a gate recess, fluorine implantation under the gate and gate-oxide deposition while the other is based on the nanostructuration of the source-drain region in order to make GaN FinFET. The first process gave us normally-off transistors with threshold voltage of 1,4 V associated with current density of about 1 A/mm. However, these devices suffer from significant trap effects that are probably due to the gate oxide. The FinFET technology we have developed, as a first trial, still needs a lot of optimization but showed promising results. While a topology lead to an increase of the threshold voltage of about + 3 V compared to the reference, an other one lead to a doubling of the current density.

  • Directeur(s) de thèse : Gaquière, Christophe - De Jaeger, Jean-Claude
  • Président de jury : Bluet, Jean-Marie
  • Membre(s) de jury : Bluet, Jean-Marie - Julien, François - Perez Santos, Maria Susana - Malbert, Nathalie - Patard, Olivier - Defrance, Nicolas - Fellon, Philippe - Delage, Sylvain
  • Rapporteur(s) : Bluet, Jean-Marie - Julien, François
  • Laboratoire : Institut d'Electronique, de Microélectronique et de Nanotechnologie - III-V Lab
  • École doctorale : École doctorale Sciences pour l'ingénieur (Lille)

AUTEUR

  • Aroulanda, Sébastien
Droits d'auteur : Ce document est protégé en vertu du Code de la Propriété Intellectuelle.
Accès libre