Titre original :

Fabrication and characterization of III-V MOSFETs for high performance and low power applications

Titre traduit :

Fabrication et Caractérisation d’un transistor MOSFET III-V pour les applications de haute performance et de basse puissance

Mots-clés en français :
  • Transistors Ultra Thin Body
  • Grille enrobante
  • Atomic Layer Deposition
  • Transistors à effet de champ à ailettes (FinFET
  • Recroissance

  • Transistors MOSFET
  • Composés semiconducteurs
  • Épitaxie par faisceaux moléculaires
  • Hétérostructures
  • Langue : Anglais
  • Discipline : Electronique, microélectronique, nanoélectronique et micro-ondes
  • Identifiant : 2017LIL10186
  • Type de thèse : Doctorat
  • Date de soutenance : 14/12/2017

Résumé en langue originale

La réduction de la taille des circuits CMOS vers des dimensions extrêmement petites est telle que son élément constitutif, le MOSFET à base de Silicium, commence à souffrir d’une faible efficacité de puissance. L’une des alternatives qui ne peut être écartée est le concept du transistor MOSFET à base de matériaux III-V. Ses propriétés de transport extraordinaires, apportées par les matériaux III-V, promettent de réduire la tension d’alimentation des circuits CMOS sans réduire leur performance. Cette transition technologique pourrait aboutir non seulement à des circuits CMOS plus petits, plus écologiques mais aussi à des circuits co-intégrés avec des technologies RF. C’est dans ce contexte que nous présentons, dans ce travail de thèse, la fabrication et la caractérisation des transistors MOSFET Ultra-Thin Body (UTB) à base d’InAs et du transistor FinFET à base d’InAs. La combinaison d’une longueur de grille extrêmement réduite, d’une faible résistance d’accès et d’une mobilité impressionnante dans le canal d’InAs a permis d’obtenir des courants importants (IMAX=2000mA/mm pour LG=25nm). Egalement, l‘utilisation des architectures du canal de type ultra mince et FinFET permet d’obtenir un bon contrôle électrostatique. De plus, une spécificité du procédé technologique présentée dans ce travail est les réalisations des contacts et du canal par une épitaxie par jets moléculaires (MBE) localisée.

Résumé traduit

Scaling the size of CMOS circuits to extremely small dimensions gets the semiconductor industry to a point where its cornerstone, Silicon-based MOSFET starts to suffer a poor power efficiency. In the quest for alternative solutions cannot be omitted a concept of III-V MOSFET. Its outstanding transport properties hold a promise of reduced CMOS supply voltage without compromising the performance. This can path a way not only to the smaller, greener electronics but also to more co-integrated RF and CMOS electronics. In this context, we present fabrication and characterization of Ultra-Thin body InAs MOSFETs and InAs FinFET. Synergy of a deeply scaled gate length, low access resistance and a high mobility of InAs channel enabled to obtain impressively high drain currents (IMAX=2000mA/mm for LG=25nm). Equally, the introduction of Ultra-Thin body and FinFET channel design provides an improved electrostatic control. A specific feature of the process presented in this work is a fabrication of contacts and channel by localized molecular beam epitaxy MBE epitaxy.

  • Directeur(s) de thèse : Bollaert, Sylvain - Wichmann, Nicolas
  • Laboratoire : Institut d'Electronique, de Microélectronique et de Nanotechnologie
  • École doctorale : École doctorale Sciences pour l'ingénieur (Lille)

AUTEUR

  • Pastorek, Matej
Droits d'auteur : Ce document est protégé en vertu du Code de la Propriété Intellectuelle.
Accès libre